Thiết kế mạch điện tử
Trong bài viết này Điện Tử Tương Lai sẽ chia sẻ các quy tắc trong thiết kế mạch điện tử
1. Bạn đang xem: Thiết kế mạch điện tử
Xem thêm: Phim Chú Hề Ma Quái - Phần 2 Hd Vietsub, Phim Chú Hề Ma Quái (Phần 2)
Độ cao linh kiện lớp hàn giới hạn là 4mmp. Đối với PCB có linh kiện ở cả 2 mặt, IC lớn và dày đặc, linh kiện xuyên qua đặt trên lớp top, lớp bottom chỉ đặt linh kiện nhỏ, số chân ít và những linh kiện dánq. Đối với linh kiện kích thước nhỏ nhưng có nhiệt lượng cao thì việc thêm thiết bị tản nhiệt rất quan trọng, linh kiện có công suất lớn có thể phủ đồng để tản nhiệt, hơn nữa xung quanh những linh kiện này cố gắng không đặt các linh kiện mẫn cảm với nhiệt.r. Linh kiện tốc độ cao nên đặt gần thiết bị liên kết; đường mạch số và đường mạch mô phỏng nên tách rời, tốt nhất tách rời tiếp đất, sau đó lại tiếp đất 1 điểms. Khoảng cách lỗ khoan tới lớp hàn đệm lân cận tối thiểu là 7.62mm (300mil), khoảng cách từ lỗ khoan định vị tới viền của linh kiện dán tối thiểu 5.08mm (200 mil)2. Quy tắc thiết kế dâya.Dây nên tránh góc nhọn, góc vuông, nên đi dây ở góc 450b. Dây tín hiệu các lớp lân cận theo hướng trực giaoc. Tín hiệu cao tần nên ngắn nhất có thểd. Tín hiệu input và output cố gắng tránh đi dây song song gần nhau, tốt nhất giữa các dây thêm dây tiếp đất để tránh ghép hồi tiếp.e. Hướng đi của dây nguồn và dây tiếp đất mạch 2 lớp tốt nhất nên thống nhất với hướng dữ liệu để tăng khả năng chống ồnf. Dây tiếp đất kỹ thuật và dây tiếp đất mô phỏng cần tách riêngg. Dây đồng hồ và dây tín hiệu cao tần cần căn cứ theo yêu cầu trở kháng riêng để tính độ rộng của dây, phù hợp với trở khángh. Bố trí dây trên toàn mạch, khoan lỗ cần phải đồng đềui. Lớp nguồn và lớp tiếp đất riêng, dây nguồn và dây tiếp đất cố gắng ngắn và dày, đoạn vòng giữa nguồn và tiếp đất nên thiết kế ngắn nhất có thểj. Bố trí dây của đồng hồ nên hạn chế khoan xuyên, cố gắng tránh đi dây song song với những dây tín hiệu khác và nên cách xa dây tín hiệu thông thường, tránh gây nhiễu cho dây tín hiệu; Đòng thời tránh bộ phận nguồn trên mạch, phòng chống nhiễu giữa nguồn và đồng hồn; Khi trên 1 bản mạch có nhiều đồng hồ khác tần suất, 2 dây đồng hồ có tần suất khác nhau không được đi song song; Dây đồng hồ nên tránh tiếp cận với cổng ra, tránh việc đồng hồ cao tần ghép nối với dây CABLE ouput và phát xạ; Nếu trên mạch có đồng hồ chuyên dụng có gắn chip, phía dưới không được đi dây, nên phủ đồng phía dưới, khi cần thiết thì tách riêng.k. Dây truyền tín hiệu vi sai theo cặp nên đi song song, cố gắng giảm thiểu xuyên lỗ, khi bắt buộc phải xuyên lỗ thì xuyên cả 2 dây để cùng trở kháng.
l. Khi cự ly giữa 2 mối hàn rất nhỏ, giữa các điểm không được liền mạch trực tiếp; lỗ xuyên dẫn từ mạch dán cố gắng cách xa lớp hàn đệm.Gửi email bài đăng này